1.本技术涉及制造生产工艺技术领域,特别是涉及一种埋入式器件及其网络变压器。
背景技术:
2.埋入式器件因为可以把大量的电子元件埋入到基板上,可以提高封装的可靠性,并能将低成本的特点,得以广泛应用。
3.现如今,随着便携电子产品和高速收发信息数字产品的骤增,高密度封装技术越来越显示出重要性,在基板上安置大量原件就越发困难,其组件结构、结构尺寸,排布位置,甚至排布距离就显得尤为重要。
4.本技术的发明人在长期的研发工作中发现,传统的做法使得埋入式器件中得电子元件的排布不合理,在小型化的埋入式器件上,导致埋入式器件的体积大,外围电子元件距离远。
技术实现要素:
5.本技术提供一种埋入式器件及网络变压器,以解决现有技术中埋入式器件存在的上述问题。
6.为解决上述技术问题,本技术采用的一个技术方案是:埋入式器件包括:变压器、滤波器、外围电子元件以及层叠设置的两块基板;其中,每一基板均嵌设有滤波器、变压器,每一基板包括有相背设置的第一表面与第二表面,第一表面无外围电子元件设置,两个基板通过第一表面相邻/相接设置。通过两个电路板相邻的两个非功能表面,不设置外围电子元件,使得两个电路板的间距可以做得很小,从而强化这种叠层电路的结构,进而拉远两个电路板对应的外围电子元件的距离。
7.其中,外围电子元件是rlc电子元件,设置于每个基板的第二表面;两块基板及其各自电阻、电感、电容(resistance inductance capacitance,rlc)电子元件、嵌设的变压器、滤波器以两个第一表面之间的中线为轴对称设置,以使得rlc电子元件远离中线,以保持两块基板的各自rlc电子元件上的信号互不干扰。通过将rlc电子元件设置于远离第一表面中线的位置,从而使得两块基板的多个rlc电子元件相互远离,进而使得多个rlc电子元件上的信号互不干扰,提高了埋入式器件的工作效率。
8.其中,变压器、滤波器和rlc电子元件在两个第一表面之间的中线上的水平投影完全重叠,且两者投影中心重合。通过设置变压器、滤波器和rlc电子元件在在两个第一表面之间的中线上的水平投影完全重叠,可以使得各组件处于同一个水平线上,进而使得各组件之间排布规则紧凑,利于减小埋入式器件的体积,降低生产成本。
9.其中,变压器包括第一变压器和第二变压器;滤波器包括第一滤波器和第二滤波器;rlc电子元件包括第一rlc电子元件和第二rlc电子元件;其中,第一滤波器连接第一变压器,第一变压器连接第一rlc电子元件,第二滤波器连接第二变压器,第二变压器连接第
二rlc电子元件。通过设置至少两个变压器、两个滤波器和两个rlc电子元件,明确其中的连接关系,利于各组件的排布,进而方便设计与制造。
10.其中,第一滤波器设置于第一变压器和第一rlc电子元件之间;第二滤波器设置于第二变压器和第二rlc电子元件之间。通过滤波器于变压器与rlc电子元件之间,有利于设计和制造。
11.其中,第一滤波器和第二滤波器之间的中线距离大于第一变压器与第二变压器之间的中线距离,且小于第一rlc电子元件和第二rlc电子元件之间的中线距离,以使得分别位于两块基板的rlc电子元件相互远离,从而减少相互干扰。通过使用各组件处于远离中线距离进行比较,可以统一比较的标准,并且第一rlc电子元件和第二rlc电子元件之间的中线距离最大,使得rlc电子元件设置在远离中线的最远端,从而使得两基板上的rlc电子元件相互远离至可到达的较远位置,进而使得rlc电子元件上的信号互不干扰。
12.其中,两个基板之间间隔设置。通过间隔设置两个基板之间的厚度,可以按照需求设计rlc电子元件之间信号不受干扰的距离大小。
13.其中,埋入式器件还包括若干电源端滤波器,每两个电源端滤波器设置于每一基板外围电子元件还包括熔断器、电容和指示灯,电源端滤波器与变压器连接,熔断器、电指示灯设置于电源端滤波器与变压器之间。通过在电源端滤波器与变压器之间设置有熔断器可以用于保护电源端滤波器,设置电容可以调节电源端滤波器的滤波性能。
14.其中,两基板对应设置的电容之间的距离大于两基板对应设置的电源端滤波器之间的距离。通过设置两基板的电容之间的距离大于两基板的电源端滤波器之间的距离,从而减小埋入式器件中电容之间的信号干扰。
15.本技术为解决上述问题提供的另一种方案是提供一种网络变压器,该网络变压器包括上述所提及的埋入式器件。
16.本技术的有益效果是:区别于现有技术,本技术通过两个电路板相邻的两个非功能表面,不设置外围电子元件,使得两个电路板的间距可以做得很小,从而强化这种叠层电路的结构,进而拉远两个电路板对应的外围电子元件的距离。
附图说明
17.为了更清楚地说明本技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
18.图1是本技术一实施例中的埋入式器件的截面结构示意图;
19.图2是本技术一实施例中的埋入式器件中一基板的原理示意图。
20.其中,图1和图2中,10、20-基板,11、21-变压器,12、22-滤波器,13、23-rlc电子元件。
具体实施方式
21.下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部实施例。基于本
申请中的实施例,本领域普通技术人员在没有做出创造性的劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
22.本技术的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本技术的实施例,例如能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
23.请参阅图1,图1是本技术一实施例中的埋入式器件的截面结构示意图。其中,该埋入式器件包括:基板10、基板20、变压器11、变压器21、滤波器12、滤波器22、rlc电子元件13和rlc电子元件23。基板10与基板20于水平方向上层叠设置。其中,基板10嵌设有滤波器12和变压器11,基板20嵌设有滤波器22和变压器21。
24.基板10包括有相背设置的第一表面14与第二表面15,基板20包括有相背设置的第一表面24与第二表面25。第一表面14和第一表面24无电子器件设置,为一个非功能面,基板10和基板20通过第一表面14和第一表面24相邻或相接设置,通过两个电路板相邻的两个非功能表面,不设置外围电子元件,使得两个电路板的间距可以做得很小,从而强化这种叠层电路的结构,进而拉远两个电路板对应的外围电子元件的距离。
25.变压器11和变压器21以第一表面14和第一表面24之间的中线为轴对称设置,滤波器12和滤波器22以第一表面14和第一表面24之间的中线为轴对称设置,rlc电子元件13和rlc电子元件23以第一表面14和第一表面24之间的中线为轴对称设置。
26.可选的,第二表面15和第二表面25内至少包括多个rlc电子元件,设置多个rlc电子元件远离第一表面14和第一表面24之间的中线,以保持基板10和基板20的多个rlc电子元件上的信号互不干扰。通过将rlc电子元件设置于远离第一表面14和第一表面24之间的中线位置,从而使得基板10和基板20的多个rlc电子元件相互远离,进而使得多个rlc电子元件上的信号互不干扰,提高了埋入式器件的工作效率。
27.可选的,变压器11和变压器21在第一表面14和第一表面24之间的中线上的水平投影完全重叠,且两者投影中心重合,滤波器12和滤波器22在第一表面14和第一表面24之间的中线上的水平投影完全重叠,且两者投影中心重合,rlc电子元件13和rlc电子元件23在第一表面14和第一表面24之间的中线上的水平投影完全重叠,且两者投影中心重合。通过设置变压器11和变压器21、滤波器12和滤波器22和rlc电子元件13和rlc电子元件23在在两个第一表面之间的中线上的水平投影完全重叠,可以使得各组件处于同一个水平线上,进而使得各组件之间排布规则紧凑,利于减小埋入式器件的体积,降低生产成本。
28.其中,变压器包括第一变压器11和第二变压器21;滤波器包括第一滤波器12和第二滤波器22;rlc电子元件包括第一rlc电子元件13和第二rlc电子元件23;其中,第一滤波器12连接第一变压器11,第一变压器11连接第一rlc电子元件13,第二滤波器22连接第二变压器21,第二变压器21连接第二rlc电子元件23。通过设置至少两个变压器、两个滤波器和两个rlc电子元件,明确其中的连接关系,利于各组件的排布,进而方便设计与制造。
29.其中,第一滤波器12设置于第一变压器11和第一rlc电子元件13之间;第二滤波器
22设置于第二变压器21和第二rlc电子元件23之间。通过滤波器于变压器与rlc电子元件之间,有利于设计和制造。
30.其中,第一滤波器12和第二滤波器22之间的中线距离大于第一变压器11与第二变压器21之间的中线距离,且小于第一rlc电子元件13和第二rlc电子元件23之间的中线距离,以使得分别位于基板10和基板20的rlc电子元件相互远离,从而减少相互干扰。通过使用各组件处于远离中线距离进行比较,可以统一比较的标准,并且第一rlc电子元件13和第二rlc电子元件23之间的中线距离最大,使得rlc电子元件设置在远离中线的最远端,从而使得基板10和基板20上的rlc电子元件相互远离至可到达的较远位置,进而使得rlc电子元件上的信号互不干扰。
31.其中,基板10和基板20之间为间隔设置。通过按照预设值设置基板10和基板20之间的间隔厚度,可以按照需求设计rlc电子元件之间信号不受干扰的距离大小。
32.参阅图2,图2是本技术一实施例中的埋入式器件中一基板的原理示意图。基板10包括变压器11、变压器21、变压器110和变压器210,滤波器12、滤波器22、滤波器120和滤波器220,电源端滤波器31和电源端滤波器32,电容c1、电容c2、电容c3、电容c4、电容c5、电容c6、电感l1、电感l2、电感l3、电感l4、熔断器fu1、熔断器fu2、电容c7、电容c8、指示灯hl1和指示灯hl2。
33.其中,基板10包括四个支路,分别是包括变压器11、滤波器12、电容c1和电感l1在内的第一支路,包括变压器21、滤波器22、电容c2和电感l2在内的第二支路,包括变压器110、滤波器120、电容c3和电感l3在内的第三支路,包括变压器210、滤波器220、电容c4和电感l4在内的第四支路。
34.变压器均包括相互耦合的变压器输入线圈和变压器输出线圈,滤波器均包括相互耦合的滤波器输入线圈和滤波器输出线圈,变压器还包括变压器抽头,滤波器还包括滤波器抽头,第一支路的变压器抽头一端接变压器输入线圈,另一端依序串联滤波器、电容和电感后接地。
35.如图2所示,电源端滤波器与变压器之间设置熔断器fu1、熔断器fu2、电容c7、电容c8和指示灯hl1、指示灯hl2,电源端滤波器31串联熔断器fu1、电源端滤波器32串联熔断器fu2,电源端滤波器31与电容c7和指示灯hl1并联,电源端滤波器32与电容c8和指示灯hl2并联;其中熔断器fu1用于保护电源端滤波器31,熔断器fu2用于保护电源端滤波器32。通过在电源端滤波器与变压器之间设置熔断器fu1和熔断器fu2、电容c7、电容c8和指示灯hl1、指示灯hl2,可以使得电源段滤波器为变压器供电的同时,根据设计需求提升电源端滤波器的滤波性能和提升使用电源端滤波器的安全性。
36.其中,变压器11、变压器21、变压器110和变压器210分别对应连接滤波器12、滤波器22、滤波器120、滤波器220。rlc电子元件13包括电容c1、电容c2、电容c3、电容c4、电容c5、电容c6、电感l1、电感l2、电感l3和电感l4接地,可以减小埋入器件的共模噪声。电源端滤波器31通过熔断器fu1、电容c7和指示灯hl1与变压器210和变压器110连接,电源端滤波器32通过熔断器fu2、电容c8和指示灯hl2与变压器11和变压器21连接,可以为变压器11、变压器21、变压器110和变压器210供电的同时,过滤杂波。
37.其中,基板10的电源端滤波器31的电容c7与另一基板20的电源端滤波器32的电容c8的中线距离大于基板10的电源端滤波器31与另一基板20的电源端滤波器32的中线距离。
通过设置基板10和基板20的电容c7和电容c8之间的距离大于基板10和基板20的电源端滤波器31和电源端滤波器32之间的距离,从而减小埋入式器件中电容之间的信号干扰。
38.另外,本技术实施例为解决上述问题提供的另一种方案是提供一种网络变压器,该网络变压器包括上述所提及的埋入式器件。
39.因此,本实施例通过两个电路板相邻的两个非功能表面,不设置外围电子元件,使得两个电路板的间距可以做得很小,从而强化这种叠层电路的结构,进而拉远两个电路板对应的外围电子元件的距离。并且通过以第一表面14和第二表面24之间的中线轴对称设置基板10和基板20,使得基板10嵌设的滤波器12、变压器11和rlc电子元件13、基板20嵌设的滤波器22、变压器21和rlc电子元件23也以同样的方式以第一表面14和第二表面24之间的中线轴对称设置,从而使得埋入式器件中电子元件远离,进而减小了埋入式器件中电子元件之间的信号干扰。
40.以上仅为本技术的实施例,并非因此限制本技术的专利范围,凡是利用本技术说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本技术的专利保护范围内。