显示装置和用于驱动显示装置的方法
1.相关申请的交叉引用
2.本专利申请要求于2020年9月8日在韩国知识产权局提交的第10-2020-0114953号韩国专利申请的优先权,上述韩国专利申请的全部公开内容通过引用全部合并于此。
技术领域
3.本公开一般地涉及显示装置和显示装置的驱动方法。
背景技术:
4.随着信息技术的发展,用作与用户的通信媒介的显示装置的重要性提高。因此,越来越多地使用诸如液晶显示装置和有机发光显示装置的显示装置。
5.显示装置通过使用多个像素来显示图像。可以从电源向所述多个像素供应驱动电流。当某些像素的电流路径处于短路状态时,过电流流动,并且因此,可能发生屏幕老化现象。
6.然而,仅使用电流传感器来检测流过某些像素的过电流是困难的。
技术实现要素:
7.本公开的至少一个实施例提供了能够检测微小短路状态的显示装置和显示装置的驱动方法。
8.本公开的至少一个实施例提供了能够防止可能在输入电源中产生的浪涌电流的显示装置以及显示装置的驱动方法。
9.根据本公开的实施例,提供了一种显示装置,所述显示装置包括第一电源、时序控制器和多个像素。所述时序控制器通过主线、辅助线和检测线连接到所述第一电源。所述多个像素通过第一电力线共同连接到所述第一电源。所述第一电源包括:主电源、辅助电源、整流器和比较器。所述主电源连接到所述第一电力线和所述主线。所述辅助电源连接到所述辅助线。所述整流器连接在所述辅助电源和所述第一电力线之间。所述比较器比较所述第一电力线的电压和基准电压,并将所述比较器的输出提供给所述检测线。
10.所述比较器可以具有连接到基准电压线的输入端。
11.在第一时间,当所述时序控制器将激活电平的辅助信号施加到所述辅助线时,所述辅助电源可以将第一电平的电压施加到所述整流器的第一端。
12.当所述第一电力线的电压高于所述基准电压线的所述基准电压时,所述比较器可以将检测失败电平的感测信号施加到所述检测线。
13.在所述第一时间之后的第二时间,当接收到所述检测失败电平的所述感测信号时,所述时序控制器可以将激活电平的主信号施加到所述主线。
14.当接收到所述激活电平的所述主信号时,所述主电源可以向所述第一电力线施加高于所述第一电平的第二电平的电压。
15.当将所述第二电平的所述电压施加到所述第一电力线时,所述像素可以接收数据
电压。
16.在所述第二时间之后的第三时间,当所述时序控制器将禁用电平的所述辅助信号施加到所述辅助线时,所述辅助电源可以暂停供应电压。
17.所述显示装置还可以包括第二电源。所述像素可以通过第二电力线共同连接到所述第二电源。所述第二电力线可以从所述第一时间至所述第三时间保持电压电平。
18.当所述第一电力线的所述电压低于所述基准电压线的基准电压时,所述比较器可以向所述检测线施加检测成功电平的感测信号。
19.在所述第一时间之后的第二时间,当接收到所述检测成功电平的所述感测信号时,所述时序控制器可以将禁用电平的主信号施加到所述主线。
20.在所述第二时间,当接收到所述检测成功电平的所述感测信号时,所述时序控制器可以向所述辅助线施加禁用电平的辅助信号。
21.在所述第二时间之后,当所述主电源接收到所述禁用电平的所述主信号时,所述第一电力线可以保持低于所述基准电压的电压。
22.根据本公开的实施例,提供了一种用于驱动包括共同连接到第一电力线的像素的显示装置的方法。所述方法包括:在第一时间,由时序控制器将激活电平的辅助信号施加到连接到辅助电源的辅助线;由所述辅助电源通过整流器向所述第一电力线施加第一电平的电压;当所述第一电力线的电压高于基准电压线的基准电压时,由比较器将检测失败电平的感测信号施加到检测线,并且当所述第一电力线的所述电压低于所述基准电压时,由所述比较器将检测成功电平的所述感测信号施加到所述检测线;以及在所述第一时间之后的第二时间,当接收到所述检测失败电平的所述感测信号时,由所述时序控制器将激活电平的主信号施加到连接到主电源的主线,并且当接收到所述检测成功电平的所述感测信号时,由所述时序控制器将禁用电平的所述主信号施加到所述主线。
23.所述方法还可以包括:当接收到所述激活电平的所述主信号时,由所述主电源向所述第一电力线施加高于所述第一电平的第二电平的电压。
24.所述方法还可以包括:当将所述第二电平的所述电压施加到所述第一电力线时,由所述像素接收数据电压。
25.所述方法还可以包括:在所述第二时间之后的第三时间,当所述时序控制器向所述辅助线施加禁用电平的所述辅助信号时,由所述辅助电源暂停供应电压。
26.所述方法还可以包括:由共同连接到所述像素的第二电力线从所述第一时间至所述第三时间保持电压电平。
27.所述方法还可以包括:在所述第二时间之后,当所述主电源接收到所述禁用电平的所述主信号时,由所述第一电力线保持低于所述基准电压的电压。
28.所述方法还可以包括:由共同连接到所述像素的第二电力线从所述第一时间至所述第二时间保持电压电平。
29.根据本公开的实施例,提供了一种显示装置,所述显示装置包括辅助电源、主电源、时序控制器和比较器。所述辅助电源配置为在显示时段的第一时段期间将第一电压施加到电力线,所述电力线向所述显示装置的显示面板供电。所述主电源配置为在所述显示时段的第二时段期间向所述电力线施加高于所述第一电压的第二电压。所述时序控制器配置为控制所述显示面板的驱动,并且基于控制信号来调整施加到所述电力线的电力。所述
比较器将所述电力线的电压与基准电压进行比较,以将指示是否已经发生短路的输出作为控制信号提供给所述时序控制器。所述时序控制器可以在接收到指示短路已经发生的所述控制信号时指示所述主电源停止施加所述第二电压。所述时序控制器可以在接收到指示短路还未发生的所述控制信号时指示所述主电源在所述第二时段期间恢复施加所述第二电压。
附图说明
30.图1是示出根据本公开的实施例的显示装置的图。
31.图2是示出根据本公开的实施例的像素的图。
32.图3是示出根据本公开的实施例的像素的驱动方法的图。
33.图4是示出根据本公开的实施例的第一电源和时序控制器的图。
34.图5是示出根据本公开的实施例的当未检测到任何短路状态时的驱动方法的图。
35.图6是示出根据本公开的实施例的当检测到短路状态时的驱动方法的图。
36.图7是示出根据本公开的实施例的主电源的图。
37.图8是示出根据本公开的另一实施例的主电源的图。
具体实施方式
38.在下文中,参考附图详细描述本公开的实施例,使得本领域普通技术人员可以实践本公开。本公开可以以各种不同的形式来实现,并且不限于本说明书中描述的实施例。
39.在整个说明书中,相同或相似的组成元件将由相同的附图标记表示。因此,在不同的附图中可以使用相同的附图标记来标识相同或相似的元件。
40.另外,为了更好地理解和便于描述,示出了附图中所示的每个组件的尺寸和厚度,但是本公开不限于此。为了清楚起见,可能夸大了几个部件和区域的厚度。
41.在描述中,表述“相等”可以表示“基本上相等”。即,这可以指在本领域普通技术人员能够理解相等的程度上的相等。
42.图1是示出根据本公开的实施例的显示装置的图。
43.参照图1,根据本公开的实施例的显示装置10包括时序控制器11(例如,控制电路)、数据驱动器12(例如,驱动器电路)、扫描驱动器13(例如,驱动器电路)、像素单元14(例如,像素的阵列)、感测单元15(例如,传感器或感测电路)和电源单元16(例如,电源或电压发生器)。
44.时序控制器11可以从外部处理器接收用于每个图像帧的灰度级值和控制信号。时序控制器11可以渲染灰度级值以对应于显示装置10的规格。例如,外部处理器可以针对每个单位点提供红色灰度级值、绿色灰度级值和蓝色灰度级值。然而,当像素单元14具有pentile结构时,相邻的单位点共享像素,并且因此,像素不会一对一地对应于各个灰度级值。因此,可能必需渲染灰度级值。当像素一对一地对应于各个灰度级值时,可能无需渲染灰度级值。可以将渲染的灰度级值或未渲染的灰度级值提供给数据驱动器12。此外,为了显示图像数据的帧,时序控制器11可以向数据驱动器12、扫描驱动器13、感测单元15或电源单元16提供适合于数据驱动器12、扫描驱动器13、感测单元15或电源单元16的规格的控制信号。
45.数据驱动器12可以通过使用灰度级值和控制信号生成有待提供给数据线d1、d2、d3、
…
、和dm的数据电压。例如,数据驱动器12可以通过使用时钟信号来采样灰度级值,并且可以以像素行为单位将与灰度级值对应的数据电压施加到数据线d1至dm。在此,m可以是大于0的整数。像素行可以表示连接到同一扫描线的像素。
46.扫描驱动器13可以通过接收来自时序控制器11的时钟信号和扫描开始信号生成有待提供给第一扫描线s11、s12、
…
、和s1n的第一扫描信号以及有待提供给第二扫描线s21、s22、
…
、和s2n的第二扫描信号。这里,n可以是大于0的整数。
47.扫描驱动器13可以将具有导通电平的脉冲的第一扫描信号顺序地供应给第一扫描线s11、s12、
…
、和s1n。此外,扫描驱动器13可以将具有导通电平的脉冲的第二扫描信号顺序地供应给第二扫描线s21、s22、
…
、和s2n。
48.例如,扫描驱动器13可以包括连接到第一扫描线s11、s12、
…
、和s1n的第一扫描驱动器和连接到第二扫描线s21、s22、
…
、和s2n的第二扫描驱动器。第一扫描驱动器和第二扫描驱动器中的每一个可以包括以移位寄存器的形式配置的扫描级。第一扫描驱动器和第二扫描驱动器中的每一个可以在时钟信号的控制下按照将以导通电平的脉冲的形式的扫描开始信号顺序地传送到下一扫描级的方式来生成扫描信号。
49.在一些实施例中,第一扫描信号和第二扫描信号可以相同。连接到每个像素pxij的第一扫描线和第二扫描线可以连接到同一节点。在实施例中,扫描驱动器13不被划分为第一扫描驱动器和第二扫描驱动器,而是被配置为单个扫描驱动器。
50.感测单元15可以通过接收控制信号向感测线i1、i2、i3、
…
、和ip供应初始化电压,或者可以接收感测信号。例如,感测单元15可以在显示时段中的至少一部分时段期间将初始化电压供应给感测线i1、i2、i3、
…
、和ip。例如,感测单元15可以在感测时段中的至少一部分时段期间通过感测线i1、i2、i3、
…
、和ip接收感测信号。在此,p可以是大于0的整数。例如,感测时段可以出现在显示时段内。在实施例中,在显示时段期间,将图像数据输出到像素单元14的所有像素行。
51.感测单元15可以包括连接到感测线i1、i2、i3、
…
、和ip的感测通道。例如,感测线i1、i2、i3、
…
、和ip以及感测通道可以彼此一对一地对应。
52.像素单元14可以包括像素。每个像素pxij可以连接到对应的数据线、对应的扫描线和对应的感测线。稍后将参照图2描述像素pxij的示例性结构。
53.电源单元16可以包括第一电源16a和第二电源16b。第一电源16a和第二电源16b可以配置有不同的集成芯片(ic),或者可以被集成在一个ic中。例如,第一电源16a可以被容纳在第一ic中,并且第二电源16b可以容纳在第二ic中,或者电源16a和16b两者可以被容纳在单个ic中。第一电源16a可以通过第一电力线elvdd共同连接到像素。第二电源16b可以通过第二电力线elvss共同连接到像素。第一电源16a可以通过第一电力线elvdd供应第一电源电压。第二电源16b可以通过第二电力线elvss供应第二电源电压。在实施例中,在像素单元14的显示时段中,第一电源电压高于第二电源电压。流过第一电源16a、第一电力线elvdd、像素单元14、第二电力线elvss和第二电源16b的电流路径可以形成在像素单元14的显示时段中。
54.图2是示出根据本公开的实施例的像素的图。图3是示出根据本公开的实施例的像素的驱动方法的图。
55.参照图2,像素pxij包括晶体管t1、t2和t3、存储电容器cst和发光二极管ld。
56.晶体管t1、t2和t3可以利用n型晶体管实现。在另一实施例中,晶体管t1、t2和t3可以利用p型晶体管来实现。在另一实施例中,晶体管t1、t2和t3可以利用n型晶体管和p型晶体管的组合来实现。p型晶体管通常是指当栅极电极和源极电极之间的电压差在负方向上增加时电流量增加的晶体管。n型晶体管通常是指当栅极电极和源极电极之间的电压差在正方向上增加时电流量增加的晶体管。晶体管可以以各种形式配置,诸如薄膜晶体管(tft)、场效应晶体管(fet)和双极结型晶体管(bjt)。
57.第一晶体管t1的栅极电极连接到第一节点n1,第一晶体管t1的第一电极连接到第一电力线elvdd,并且第一晶体管t1的第二电极连接到第二节点n2。第一晶体管t1可以称为驱动晶体管。
58.第二晶体管t2的栅极电极连接到第一扫描线s1i,第二晶体管t2的第一电极连接到数据线dj,并且第二晶体管t2的第二电极连接到第一节点n1。第二晶体管t2可以称为扫描晶体管。
59.第三晶体管t3的栅极电极连接到第二扫描线s2i,第三晶体管t3的第一电极连接到第二节点n2,并且第三晶体管t3的第二电极连接到感测线ik。第三晶体管t3可以称为感测晶体管。
60.存储电容器cst的第一电极连接到第一节点n1,并且存储电容器cst的第二电极连接到第二节点n2。
61.发光二极管ld的阳极连接到第二节点n2,并且发光二极管ld的阴极连接到第二电力线elvss。发光二极管ld可以由有机发光二极管、无机发光二极管或量子点/阱发光二极管来实现。此外,发光二极管ld可以利用串联、并联或串联/并联连接的多个发光二极管来实现。
62.在显示时段中,第一电力线elvdd的第一电源电压高于第二电力线elvss的第二电源电压。然而,在诸如将要防止发光二极管ld发光的情况的特殊情况下,第二电力线elvss的电压可以设置为高于第一电力线elvdd的电压。
63.参照图3,示出了在与扫描线s1i和s2i对应的水平时段期间施加到被连接到像素pxij的扫描线s1i和s2i、数据线dj和感测线ik的信号的示例性波形。这里,k可以是大于0的整数。显示时段的一个帧时段可以包括与像素行对应的多个水平时段。例如,可以在一个水平时段期间将图像数据输出到一个像素行。
64.在实施例中,将初始化电压vint施加到感测线ik。
65.数据电压ds(i-1)j、dsij和ds(i+1)j可以以水平时段为单位顺序地施加到数据线dj。可以在相应的水平时段中将导通电平(逻辑高电平)的第一扫描信号施加到第一扫描线s1i。另外,可以与第一扫描线s1i同步地将导通电平的第二扫描信号施加到第二扫描线s2i。在另一实施例中,在显示时段期间,第二扫描线s2i可以处于将导通电平的第二扫描信号始终施加到第二扫描线s2i的状态。
66.例如,当将导通电平的扫描信号施加到第一扫描线s1i和第二扫描线s2i时,第二晶体管t2和第三晶体管t3可以处于导通状态。因此,与数据电压dsij和初始化电压vint之间的差对应的电压被写入像素pxij的存储电容器cst中。
67.在像素pxij中,根据第一晶体管t1的栅极电极和源极电极之间的电压差确定流过
驱动路径的驱动电流的量,该驱动路径连接第一电力线elvdd、第一晶体管t1、发光二极管ld和第二电力线elvss。发光二极管ld的发光亮度可以根据驱动电流的量来确定。
68.随后,当将截止电平(逻辑低电平)的扫描信号施加到第一扫描线s1i和第二扫描线s2i时,第二晶体管t2和第三晶体管t3可以处于截止状态。因此,无论数据线dj的电压的变化如何,可以通过存储电容器cst保持第一晶体管t1的栅极电极和源极电极之间的电压差,并且可以保持发光二极管ld的发光亮度。
69.参照图1至图3描述的像素pxij的结构和驱动方法对应于一个实施例。稍后将描述的图4至图8中所示的实施例可以应用于与图2中所示的像素不同的任何像素的结构和驱动方法。
70.图4是示出根据本公开的实施例的第一电源和时序控制器的图。
71.参照图4,根据本公开的实施例的第一电源16a包括主电源161、辅助电源162、整流器163(例如,整流器电路)和比较器164(例如,比较器电路)。在实施例中,比较器164由运算放大器实现。在实施例中,时序控制器11通过主线elvdd_en、辅助线sen_en和检测线sen_in连接到第一电源16a。
72.第一电源16a和时序控制器11可以通过从输入电源vin供电来进行操作。
73.在实施例中,主电源161连接到第一电力线elvdd和主线elvdd_en。例如,主电源161可以配置为dc-dc转换器、低压差调节器或另一种调节器。当通过主线elvdd_en接收到激活电平(例如,第一逻辑电平)的主信号时,主电源161将输入电源vin的电压改变为第二电平的电压。主电源161可以将第二电平的电压施加到第一电力线elvdd。在实施例中,第二电平的电压是在显示时段期间像素pxij中所需的第一电源电压。当通过主线elvdd_en接收到禁用(inactivation)电平(例如,不同于第一逻辑电平的第二逻辑电平)的主信号时,主电源161可以暂停第二电平的电压的供应。
74.辅助电源162连接到辅助线sen_en。例如,辅助电源162可以配置为dc-dc转换器、低压差调节器或另一种调节器。辅助电源162可以被容纳在与主电源161分离的ic中。当通过辅助线sen_en从时序控制器11接收到激活电平的辅助信号时,辅助电源162将输入电源vin的电压改变为第一电平的电压。在实施例中,第一电平的电压低于第二电平的电压。当通过辅助线sen_en接收到禁用电平的辅助信号时,辅助电源162可以暂停第一电平的电压的供应。
75.整流器163的第一端连接到辅助电源162,并且整流器163的第二端连接到第一电力线elvdd。例如,整流器163可以是二极管。所述第一端可以是二极管的阳极,并且所述第二端可以是二极管的阴极。整流器163允许电流从辅助电源162流到第一电力线elvdd,并且不允许电流从第一电力线elvdd流到辅助电源162。整流器163不必需配置为二极管,并且可以使用各种其他电路。例如,整流器163可以由以二极管方式连接的晶体管实现。
76.比较器164的第一输入端连接到第一电力线elvdd,并且比较器164的输出端连接到检测线sen_in。比较器164的第二输入端连接到基准电压线vref。例如,当第一电力线elvdd的电压高于基准电压线vref的基准电压时,比较器164可以将检测失败电平的感测信号施加到检测线sen_in。检测失败可以指还未检测到短路状态。例如,当第一电力线elvdd的电压低于基准电压线vref的基准电压时,比较器164可以将检测成功电平的感测信号施加到检测线sen_in。检测成功可以指已经检测到短路状态。在实施例中,将基准电压的大小
设置为第一电平的电压的大约90%。
77.在实施例中,假设比较器164的第一输入端是非反相端子,并且比较器164的第二输入端配置有放大器作为反相端子。在另一实施例中,当比较器164的第一输入端配置为反相端子并且比较器164的第二输入端配置为非反相端子时,可以将检测失败和检测成功的基准反转。
78.图5是示出根据本公开的实施例的当未检测到短路状态时的驱动方法的图。
79.参照图1、图4和图5,首先,供应输入电源vin的电力。例如,可以将电力供应给时序控制器11。对于待供应的电力,输入电源vin的电压可以从逻辑低电平变为逻辑高电平。因此,显示装置10可以通电。
80.在时间t1a,时序控制器11中的微控制单元(mcu)可以开始加载。在实施例中,mcu是微控制器或微处理器,并且执行时序控制器11的多个功能之一。另外,在时间t1a,时序控制器11将禁用电平(例如,逻辑高电平)的辅助信号施加到辅助线sen_en。
81.在时间t2a,时序控制器11中的mcu的加载完成。
82.在时间t2a之后的时间t3a,时序控制器11将激活电平(例如,逻辑低电平)的辅助信号施加到辅助线sen_en。因此,辅助电源162可以将第一电平的电压v1施加到整流器163的第一端。由于第一电力线elvdd的电压低于第一电平的电压v1,因此电流从辅助电源162供应到第一电力线elvdd。例如,第一电平的电压v1可以是10v,并且几毫安(ma)的电流可以流过第一电力线elvdd。在像素单元14等中未出现任何短路的状态下,第一电力线elvdd被充入第一电平的电压v1。
83.当第一电力线elvdd的电压高于基准电压线vref的基准电压时,比较器164可以将检测失败电平(例如,逻辑高电平)的感测信号施加到检测线sen_in。感测信号通知时序控制器11是否已经发生短路。检测失败电平的感测信号可以指示还没有发生短路。
84.在时间t3a之后的时间t4a,当接收到检测失败电平的感测信号时,时序控制器11将激活电平(例如,逻辑高电平)的主信号施加到主线elvdd_en。当接收到激活电平的主信号时,主电源161将高于第一电平的第二电平的电压v2施加到第一电力线elvdd。
85.由于第一电力线elvdd的电压分两步经由第一电平的电压v1增加到第二电平的电压v2,因此可以防止可能在输入电源vin中产生的浪涌电流。
86.在时间t4a之后的时间t5a,当时序控制器11将禁用电平(例如,逻辑高电平)的辅助信号施加到辅助线sen_en时,辅助电源162暂停向第一电力线elvdd供应电压。例如,时间t5a可以是显示时段开始之前的时间。同时,时间t5a可以是显示时段开始之后的时间。在时间t5a,由于主电源161处于主电源161稳定地供应第二电平的电压v2的状态,因此即使当暂停辅助电源162的电压供应时,第一电力线elvdd的电压也可以保持在第二电平。因此,可以防止辅助电源162的不必要的电力浪费。
87.当将第二电平的电压v2施加到第一电力线elvdd时,像素单元14的像素可以接收数据电压。例如,可以通过数据驱动器12基于电压v2由从时序控制器11供应给数据驱动器12的电力而生成数据电压。即,当将第二电平的电压v2施加到第一电力线elvdd时,可以开始包含多个帧时段的显示时段。在每个帧时段中,可以将导通电平的扫描信号顺序地施加到扫描线s11、s21、
…
、s1n、和s2n,并且可以将与每个扫描信号对应的数据电压施加到数据线dj和其他数据线。
88.在实施例中,第二电力线elvss从时间t3a至时间t5a保持恒定的电压电平。第二电力线elvss甚至在时间t3a之前和时间t5a之后也可以保持所述电压电平。例如,第二电力线elvss可以保持接地电平的电压。
89.在时间t5a之后的时间t6a,暂停输入电源vin的电压的供应。输入电源vin的电压可以从逻辑高电平变为逻辑低电平。因此,显示装置10可以断电。
90.图6是示出根据本公开的实施例的当检测到短路状态时的驱动方法的图。
91.参照图1、图4和图6,首先,供应输入电源vin的电力。输入电源vin的电压从逻辑低电平变为逻辑高电平。因此,显示装置10通电。
92.在时间t1b,时序控制器11中的mcu开始加载。此外,在时间t1b,时序控制器11将禁用电平(例如,逻辑高电平)的辅助信号施加到辅助线sen_en。
93.在时间t2b,时序控制器11中的mcu的加载完成。
94.在时间t2b之后的时间t3b,时序控制器11将激活电平(例如,逻辑低电平)的辅助信号施加到辅助线sen_en。因此,辅助电源162将第一电平的电压v1施加到整流器163的第一端。由于第一电力线elvdd的电压低于第一电平的电压v1,因此电流从辅助电源162供应到第一电力线elvdd。例如,第一电平的电压v1可以是10v,并且几ma的电流可以流到第一电力线elvdd。在像素单元14等中出现短路的状态下,电流泄漏到短路部分,并且第一电力线elvdd未被充入第一电平的电压v1。
95.当第一电力线elvdd的电压低于基准电压线vref的基准电压时,比较器164将检测成功电平(例如,逻辑低电平)的感测信号施加到检测线sen_in。检测成功电平的感测信号通知时序控制器11短路已经发生。
96.在时间t3b之后的时间t4b,当接收到检测成功电平的感测信号时,时序控制器11将禁用电平(例如,逻辑低电平)的主信号施加到主线elvdd_en或保持禁用电平的主信号。当接收到禁用电平的主信号时,第一电力线elvdd保持低于基准电压的电压。例如,主电源161可以不向第一电力线elvdd供应电压,或者暂停供应电压。因此,在检测到短路之后的一段时间内,不提供被共同施加到像素而为像素供电的电压。因此,可以防止过电流流过短路部分。
97.另外,在时间t4b,当接收到检测成功电平的感测信号时,时序控制器11将禁用电平(例如,逻辑高电平)的辅助信号施加到辅助线sen_en。在实施例中,将激活电平的辅助信号施加到辅助线sen_en所在的时间t3b和将禁用电平的辅助信号施加到辅助线sen_en所在的时间t4b之间的间隔小于时间t3a和时间t5a之间的间隔(该间隔在图5中示出)。即,当检测到短路状态时,可以将无效电流流过第一电力线的时段最小化。
98.类似于图6中所示的情况,当检测到短路状态时,像素单元14不显示任何图像。
99.在实施例中,第二电力线elvss从时间t3b至时间t4b保持电压电平。第二电力线elvss甚至在时间t3b之前和时间t4b之后也可以保持所述电压电平。例如,第二电力线elvss可以保持接地电平的电压。
100.在时间t4b之后的时间t5b,暂停输入电源vin的电压的供应。当暂停电压的供应时,输入电源vin的电压可以从逻辑高电平变为逻辑低电平。因此,显示装置10可以断电。
101.图7是示出根据本公开的实施例的主电源的图。
102.参照图7,主电源161是降压转换器。输入电源vin的电压电平高于第二电平的电压
v2。例如,输入电源vin的电压电平可以是30v,并且第二电平的电压v2可以是24v。例如,主电源161可以包括晶体管tu1和tl1、电感器l1和脉冲宽度调制(pwm)电路1611。
103.pwm电路1611可以生成pwm信号pwm。pwm信号pwm可以具有导通/截止占空比,并且使晶体管tl1和tu1交替地导通/截止。例如,pwm信号pwm可以包括具有具备特定占空比的脉冲的信号。可以将pwm信号pwm提供给晶体管tl1和tu1的栅极端。在实施例中,晶体管tl1和tu1是互补晶体管。
104.首先,当晶体管tu1导通且晶体管tl1截止时,能量被存储在电感器l1中,同时从输入电源vin向第一电力线elvdd供应电流。接下来,当晶体管tu1截止且晶体管tl1导通时,基于存储在电感器l1中的能量,将电流供应给第一电力线elvdd。由于输入电源vin与第一电力线elvdd分离,因此从电感器l1供应的电流逐渐减小。随着pwm信号pwm的占空比减小,第一电力线elvdd的电压可以减小。
105.例如,当将禁用电平的主信号施加到主线elvdd_en时,pwm电路1611可以将pwm信号pwm的占空比最小化(例如,0)。例如,当将激活电平的主信号施加到主线elvdd_en时,pwm电路1611可以调节pwm信号pwm的占空比,以便输出第二电平的电压v2。
106.图8是示出根据本公开的实施例的主电源的图。
107.参照图8,主电源161’可以是升压转换器。图4的主电源161可以利用图8的主电源161’代替。在实施例中,输入电源vin的电压电平低于第二电平的电压v2。主电源161’包括晶体管tu2和tl2、电感器l2和pwm电路1611’。
108.pwm电路1611’配置为生成pwm信号pwm。pwm信号pwm可以具有导通/截止占空比,并且使晶体管tl2和tu2交替地导通/截止。例如,pwm信号pwm可以包括具有特定占空比的多个脉冲。可以将pwm信号施加到晶体管tl2和tu2的栅极端。
109.首先,当晶体管tl2导通且晶体管tu2截止时,能量被存储在电感器l2中,同时电感器l2的电流增加。接下来,当晶体管tl2截止且晶体管tu2导通时,通过将从输入电源vin输出的电流和从电感器l2输出的电流相加而放大的电压被施加到第一电力线elvdd。随着pwm信号pwm的占空比增加,第一电力线elvdd的电压可以增加。
110.例如,当将禁用电平的主信号施加到主线elvdd_en时,pwm电路1611’可以将pwm信号pwm的占空比最小化(例如,0)。例如,当将激活电平的主信号施加到主线elvdd_en时,pwm电路1611’可以调节pwm信号pwm的占空比,以便输出第二电平的电压v2。
111.在实施例中,用于显示装置的电源包括主电源、辅助电源、整流器和比较器。主电源连接到显示装置的像素的电力线和显示装置的时序控制器的主线。辅助电源连接到辅助线,该辅助线连接到时序控制器。整流器将电流在一个方向上从辅助电源引导到电力线。比较器将电力线的电压与基准电压进行比较,以向时序控制器提供指示是否已经发生短路的输出。时序控制器可以指示主电源仅在没有发生短路时向主线供电。
112.在根据本公开的实施例的显示装置和显示装置的驱动方法中,可以检测微小的短路状态。
113.在根据本公开的显示装置和显示装置的驱动方法中,可以防止在输入电源中可能生成的浪涌电流。
114.这里已经公开了示例实施例,并且尽管采用了特定术语,但是所述特定术语仅在一般性和描述性的意义上解释,而不是出于限制的目的。在某些情况下,对于自提交本技术
起的本领域普通技术人员而言明显的是,除非另外具体指出,否则结合特定实施例描述的特征、特性和/或元件可以单独使用,或者可以与结合其他实施例描述的特征、特性和/或元件结合使用。因此,本领域普通技术人员将理解,在不脱离如所附权利要求中阐述的本公开的精神和范围的情况下,可以进行形式和细节上的各种改变。
技术特征:
1.一种显示装置,其中,所述显示装置包括:第一电源;时序控制器,所述时序控制器通过主线、辅助线和检测线连接到所述第一电源;以及多个像素,所述多个像素通过第一电力线共同连接到所述第一电源,其中,所述第一电源包括:主电源,所述主电源连接到所述第一电力线和所述主线;辅助电源,所述辅助电源连接到所述辅助线;整流器,所述整流器连接在所述辅助电源和所述第一电力线之间;以及比较器,所述比较器比较所述第一电力线的电压和基准电压并将所述比较器的输出提供给所述检测线。2.根据权利要求1所述的显示装置,其中,所述比较器具有连接到基准电压线的输入端。3.根据权利要求2所述的显示装置,其中,在第一时间,当所述时序控制器将激活电平的辅助信号施加到所述辅助线时,所述辅助电源将第一电平的电压施加到所述整流器。4.根据权利要求3所述的显示装置,其中,当所述第一电力线的所述电压高于所述基准电压线的所述基准电压时,所述比较器将检测失败电平的感测信号施加到所述检测线。5.根据权利要求4所述的显示装置,其中,在所述第一时间之后的第二时间,当接收到所述检测失败电平的所述感测信号时,所述时序控制器将激活电平的主信号施加到所述主线。6.如权利要求5所述的显示装置,其中,当接收到所述激活电平的所述主信号时,所述主电源向所述第一电力线施加高于所述第一电平的第二电平的电压。7.根据权利要求6所述的显示装置,其中,当将所述第二电平的所述电压施加到所述第一电力线时,所述像素接收数据电压。8.根据权利要求7所述的显示装置,其中,在所述第二时间之后的第三时间,当所述时序控制器将禁用电平的所述辅助信号施加到所述辅助线时,所述辅助电源暂停供应电压。9.根据权利要求8所述的显示装置,其中,所述显示装置还包括第二电源,其中,所述像素通过第二电力线共同连接到所述第二电源,并且其中,所述第二电力线从所述第一时间至所述第三时间保持电压电平。10.根据权利要求3所述的显示装置,其中,当所述第一电力线的所述电压低于所述基准电压线的基准电压时,所述比较器向所述检测线施加检测成功电平的感测信号。11.根据权利要求10所述的显示装置,其中,在所述第一时间之后的第二时间,当接收到所述检测成功电平的所述感测信号时,所述时序控制器将禁用电平的主信号施加到所述主线。12.根据权利要求11所述的显示装置,其中,在所述第二时间,当接收到所述检测成功电平的所述感测信号时,所述时序控制器向所述辅助线施加禁用电平的辅助信号。13.根据权利要求12所述的显示装置,其中,在所述第二时间之后,当所述主电源接收到所述禁用电平的所述主信号时,所述第一电力线保持低于所述基准电压的电压。14.一种用于驱动显示装置的方法,所述显示装置包括共同连接到第一电力线的像素,其中,所述方法包括:
在第一时间,由时序控制器将激活电平的辅助信号施加到连接到辅助电源的辅助线;由所述辅助电源通过整流器向所述第一电力线施加第一电平的电压;当所述第一电力线的电压高于基准电压线的基准电压时,由比较器将检测失败电平的感测信号施加到检测线,并且当所述第一电力线的所述电压低于所述基准电压时,由所述比较器将检测成功电平的所述感测信号施加到所述检测线;以及在所述第一时间之后的第二时间,当接收到所述检测失败电平的所述感测信号时,由所述时序控制器将激活电平的主信号施加到连接到主电源的主线,并且当接收到所述检测成功电平的所述感测信号时,由所述时序控制器将禁用电平的所述主信号施加到所述主线。15.如权利要求14所述的方法,其中,所述方法还包括:当接收到所述激活电平的所述主信号时,由所述主电源向所述第一电力线施加高于所述第一电平的第二电平的电压。16.根据权利要求15所述的方法,其中,所述方法还包括:当将所述第二电平的所述电压施加到所述第一电力线时,由所述像素接收数据电压。17.根据权利要求16所述的方法,其中,所述方法还包括:在所述第二时间之后的第三时间,当所述时序控制器向所述辅助线施加禁用电平的所述辅助信号时,由所述辅助电源暂停供应电压。18.根据权利要求17所述的方法,其中,所述方法还包括:由共同连接到所述像素的第二电力线从所述第一时间至所述第三时间保持电压电平。19.根据权利要求14所述的方法,其中,所述方法还包括:在所述第二时间之后,当所述主电源接收到所述禁用电平的所述主信号时,由所述第一电力线保持低于所述基准电压的电压。20.根据权利要求19所述的方法,其中,所述方法还包括:由共同连接到所述像素的第二电力线从所述第一时间至所述第二时间保持电压电平。
技术总结
本公开涉及显示装置和用于驱动显示装置的方法,所述显示装置包括第一电源、时序控制器和像素。所述时序控制器通过主线、辅助线和检测线连接到所述第一电源。所述像素通过第一电力线共同连接到所述第一电源。所述第一电源包括:主电源,所述主电源连接到所述第一电力线和所述主线;辅助电源,所述辅助电源连接到所述辅助线;整流器,所述整流器连接在所述辅助电源和所述第一电力线之间;以及比较器,所述比较器比较所述第一电力线的电压并将所述比较器的输出提供给所述检测线。比较器的输出提供给所述检测线。比较器的输出提供给所述检测线。
技术研发人员:李大植 成始德 梁盛模 李相贤
受保护的技术使用者:三星显示有限公司
技术研发日:2021.08.24
技术公布日:2022/3/8